MIPS公司日前推出了新一代Aptiv微处理器内核,MIPS公司中国区市场总监费浙平表示,目前许多应用对CPU的性能要求越来越高,单核已满足不了一些应用需求,而且CPU应用的场合也越来越多,所以要针对性能和应用市场推出不同性能水平的产品。MIPS新一代 Aptiv微处理器内核包括proAptiv、interAptiv和microAptiv系列产品,分别针对不同的应用市场可提供三种不同的性能水平。
费浙平介绍说,高性能 proAptiv多核IP系列在所有可授权处理器IP内核中取得最高的CoreMark/MHz分数,比ARM迄今为止发布最高的CoreMark分数高50%以上。费浙平说,CoreMark是一个新的标准,CoreMark测试主要目的是挑战长流水线、复杂的微架构设计。其中,包含了大量的测试/算法,拥有复杂的分支和控制流程,CoreMark主要反映现代嵌入式工作负载的优秀基准测试,强调CPU的分支预测和L1高速缓存性能,测试的分数是非常真实的。proAptiv每个内核DMIPS/MHz性能与Cortex A15相同,在相同工艺/配置/综合条件下,面积只有CortexA15的50%,并同时拥有领先的硅效率。proAptiv增加了一致处理系统,支持多达6个内核配置。与经典MIPS内核IP比较,例如,与1074K系列相比,CoreMark和DMIPS性能要高60%~75%。proAptiv在基本内核、浮点单元、一致性管理和L2 cache互联上实现了重大性能改进,多核IP在不同工艺节点上完全可综合。是高端移动设备和智能家庭娱乐产品等联网消费电子产品的应用处理器和网络应用中控制处理器的理想选择。
多线程interAptiv内核可提供领先的性能效率,interAptiv内核采用平衡的9级流水线设计和多线程技术,可提供领先的性能与效率,能以比同类竞争内核更小的晶圆面积实现多出50%以上的CoreMark/MHz。费浙平解释了多线程有效处理并行工作负载的解决方案,他说,多线程(MT)包含了多个执行线程之间对CPU执行单元的有效分享,可减轻对存储器访问延迟导致的性能影响,从而使单位面积和功耗下的有效性能极大提高。多线程与硬件调度器一起使用可实现实时流量的智能管理(更好的QoS),interAptiv每个内核具备1至多个线程的可扩展性解决方案,并能在多核同步处理系统(CPS)下提供最多四核的多核方案,特别适合并行处理和对成本和功耗优化要求比较高的应用,如智能网关、LTE基带处理、SSD控制器和汽车电子等。
费浙平说,高效率microAptiv内核在微控制器类内核中达到最高的CoreMark/MHz分数, 特别是低功耗、紧凑、实时性,microAptiv内核采用了广受欢迎的MIPS32M14K以及microMIPS代码压缩指令集架构为基础,集成了标准I/O接口,并增加了DSP加速和安全特性。利用高效的5级流水线,能以microMIPS模式达到3.09 CoreMark/MHz和1.57 DMIPS/MHz,与竞争对手产品相比,性能分别高了40%和25%。与上一代MIPS内核和同类竞争产品相比,可提供更为广泛的控制和DSP功能和性能。新的存储保护单元以增强程序代码和数据的安全性,microMIPS执行模式、安全调试模式和2线cJTAG支持。集成DSP和SIMD功能,可满足工业控制、智能仪表、汽车和有线/无线通信以及针对成本敏感的MCU/各种嵌入式应用设计的高速信号处理需求。
据了解,所有Aptiv内核已开始授权。新款proAptiv FPU也已开始供货。interAptiv系列也将于2012年中开始供货,拥有双核和四核配置,并提供FPU选项。单核版本将于第四季度面世。microAptiv系列也已开始供货,可提供Cache/MMU或Cache版本选择。
《电子设计技术》网站版权所有,谢绝转载
阅读全文,请先