Cadence扩展基于ARM系统验证解决方案,缩短移动、网络和服务器应用程序的上市时间。
重点:
Cadence加速并扩展用于ARM CoreLink 400 interconnect基于IP系统的Interconnect Workbench解决方案,提高性能验证和分析速度
Cadence现在提供ARM Fast模型,可以和Palladium XP II平台结合起来验证基于ARMv8的嵌入式操作系统
现今可提供支持用于先进联网、存储及服务器系统的ARM AMBA 5 CHI协议的验证IP,用于仿真和Palladium XP II平台
全球电子设计创新领先企业Cadence设计系统公司今天发布了一款基于ARM设计系统验证解决方案的扩展产品,以实现更短的移动、网络和服务器应用程序上市时间。这种Cadence扩展解决方案采用了多种强化措施,可加快基于ARM Cortex-A处理器系列系统的系统设计与早期软件开发速度。
通过与ARM合作,Cadence强化了其系统开发套件中的基于ARM系统验证解决方案,包括:
在Cadence Interconnect Workbench中增加新型可调整互连性能描述测试套件,配合AMBA Designer集成,使基于CoreLink CCI-400系统 IP 和NIC-400设计工具系统的性能分析与验证速度显著提高。
ARMv8 64bit Cortex 处理器系列Fast模型与Palladium XP II平台相结合的嵌入式软件验证方法学,现在已可应用于Cadence全线产品。
验证IP支持AMBA 5 Coherent Hub Interface(CHI)协议,与执行ARM CoreLink CCN-508系统IP是同一协议,并且硅验证CoreLink CCN-504 Cache Coherent网络被用于企业层面应用。这款崭新验证IP运行于全行业的仿真器中,加上用于Palladium XP II平台的Accelerated Verification IP。
“在竞争异常激烈的移动、网络和服务器市场上,我们的合作伙伴必须在非常紧迫的开发窗口内快速实现差异化并提供正确的产品,”ARM系统与软件集团副总经理James McNiven指出。“ARM与Cadence正在扩大合作,不断提供更好的基于ARM系统设计和验证自动化,这使得我们的合作伙伴可以集中精力进行创新,将其增值产品更快推向市场。”
“用于嵌入式软件开发的Cadence Palladium解决方案是基于ARM Fast Models,有助于我们缩短该系统软件验证周期,并保证更顺畅的后晶片产出,”NVIDIA系统软件副总裁Kevin Kranzusch说。“Cadence与ARM持续推出创新技术,对我们的持续成功非常有意义。”
《电子技术设计》网站版权所有,谢绝转载
阅读全文,请先