前面三个步骤花的时间最多,因为原理图检查是一个手工过程。想像一个具有1000条甚至更多连线的SoC电路板。人工检查每一根连线是冗长乏味的一项任务。事实上,检查每根连线几乎是不可能的,因而会导致最终电路板出问题,比如错误的连线、悬浮节点等。 原理图捕获阶段一般会面临以下几类问题: ● 下划线错误:比如APLLVDD和APLL_VDD ● 大小写问题:比如VDDE和vdde ● 拼写错误 ● 信号短路问题 ● ……还有许多 为了避免这些错误,应该有种方法能够在几秒的时间内检查完整个原理图。这个方法可以用原理图仿真来实现,而原理图仿真在目前的电路板设计流程中还很少见到。通过原理图仿真可以在要求的节点观察最终输出结果,因此它能自动检查所有连接问题。 下面通过一个项目实例进行解释。考虑电路板的一个典型框图:
图1
图2
图3:样例电路板的原理图。
图4:原理图测试平台和各个节点的仿真值。
因此在仿真的帮助下,我们可以直接观察结果,确认电路板原理图是否正确。另外,通过仔细调节激励信号或元件值还可以实现设计更改的调查。因此原理图仿真可以节省电路板设计和检查人员的大量时间,并且增加设计正确性的机会。 《电子技术设计》网站版权所有,谢绝转载 更多PCB设计技巧文章: 选择PCB元件的六大技巧 将PCB原理图传递到版图设计的六大技巧 如何解决多层PCB设计时的EMI 优化PCB布线以最大限度地减少串扰