广告

3D NAND未来线路图:2021年闪存将用上140层堆叠

2018-05-15 阅读:
到了2021年,3D-NAND的堆叠层数会超过140层,而且每一层的厚度会不断的变薄。

在正在举行的国际存储研讨会2018(IMW 2018)上,应用材料公司Sean Kang介绍了未来几年3D-NAND的发展线路图,到了2021年,3D-NAND的堆叠层数会超过140层,而且每一层的厚度会不断的变薄。p7aednc

001ednc20180515p7aednc

自3D-NAND诞生以来它的堆叠层数就在不断的增长,三星造出来的第一代3D V-NAND只有24层,下一代就变成了32层,随后就变成48层,到了现在大多数厂商都是64层,而SK海力士则是72层,而下一代的3D-NAND堆叠层数将超过90层,再下一个阶段会超过120层,到了2021年会超过140层。p7aednc

而闪存的Die Size也随着堆叠层数的增长而增长,在32层时代的时候是128Gbit,48层时256Gbit,64/72层是512Gbit,明年的96层闪存应该会达到768Gbit,128层应该会有1024Gbit的Die Size,达到144层时就不清楚会有多大了,肯定会大于等于1024Gbit。p7aednc

002ednc20180515p7aednc

在堆叠层数增加的时候,存储堆栈的高度也在增大,然而每层的厚度缺在缩小,以前的32/36层3D NAND的堆栈厚度为2.5μm,层厚度大约70nm,48层的闪存堆栈厚度为3.5μm,层厚度减少到62nm,现在的64/72层闪存堆栈厚度大约4.5μm,每层厚度减少到60nm,没升级一次堆栈厚度都会变成原来的1.8倍,而层厚度会变成0.86倍。p7aednc

现在各家厂商都在3D NAND上加大力度研发,尽可能提升自己闪存的存储密度,此前东芝与西数就宣布计划在今年内大规模生产96层堆叠的BiCS4芯片,并会在年底前发货。p7aednc

(来源:Expreview超能网)p7aednc

20160630000123p7aednc

本文为EDN电子技术设计 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
您可能感兴趣的文章
  • 将锂金属电池寿命提高750%,竟然只需要“水”? 随着新能源汽车、移动设备等领域的快速发展,高性能电池的需求日益旺盛,锂金属作为新一代阳极材料,因具有高能量密度、轻量化等优点,备受关注。然而,锂金属电池所存在的寿命短、易起火或爆炸等问题,限制了其广泛的商业应用···
  • 按下ON还是按住OFF,将这种开关电路升级到交流电 2024年10月14日,Nick Cornford发布了一个名为“按下去再按上来,这种开关有哪些门道?”的设计实例(DI)。对于直流电压来说,这是一个非常有趣的DI,但对于交流电压呢?
  • 协同创新,助汽车行业迈向电气化、自动化和互联化的未来 汽车行业正处在电动化和智能化的转型过程中,而半导体企业站在这一变革的最前沿。这一转型带来了重大发展机遇,也带来了诸多挑战,需要颠覆性的技术以及更短的开发周期。加强半导体制造商、一级供应商和汽车制造商之间的合作,对于应对这些复杂情况及推动行业迈向电气化、自动化和互联化的未来至关重要···
  • 将单电源单端输入改成伪A/B类差分输出放大器 该放大器采用Barrie Gilbert的微混频器拓扑结构可将单端输入转换为单电源A/B类电流输出···
  • 加强低功耗FPGA的领先地位 在快速发展的技术领域,从以云端为中心到以网络边缘为中心的创新转变正在重塑数据的处理和利用方式···
  • 打造下一代家用机器人:精心构建智能化、集成化和电源优 ​​​​​​​今天的家用机器人不仅仅是工具,它们已经成为人们的生活伙伴,为日常生活增添了便利性和互动性。设计这些结构紧凑、功能强大的机器需要克服连接性、电源和外形尺寸等方面的严峻挑战,每一次突破都使我们更接近全面集成的智能家居体验···
相关推荐
    广告
    近期热点
    广告
    广告
    广告
    可能感兴趣的话题
    广告
    向右滑动:上一篇 向左滑动:下一篇 我知道了