我们的项目是设计一个具有1MHz~40MHz RF扫频输出的信号发生器。由于无法制作一个可覆盖40到1MHz频率范围的可扫描单一信号源,因此我采用以下方案来设计。
图1:扫频VCO原理框图。
该设计采用一个工作于71MHz~110MHz的扫频压控振荡器(VCO),频率范围仅为1.55~1。该振荡器的输出对固定频率70MHz本地振荡器进行外差,然后采用低通滤波器提取差频。
这种方法非常有效,除了在设计过程中发生下述的意外。
我为我的环路混频器(我称之为“混音卡”)画了一个原理图,并将原理图提供给指定公司的设计和绘图部门,他们专门安排了电路板布局人员来配置。最后我看到的草图如图2所示。
图2:一个不能用的糟糕布局布局。
他将所有电阻器放在一个角落,所有电容器放在第二个角落,几个晶体管放在第三个角落,环形混频器和宽带变压器放在第四个角落,然后将所有这些组件通过细铜箔线连接起来。整个设计最后看起来就像一锅新鲜出炉的粉丝,无序的粉丝。
当我告诉这个小伙子他的设计不可接受时,他回答说,“嘿!!我已经这样做了25年了!!!!”。他看起来不过30岁左右,这意味着幼儿园时期他就是个神童了,我对此深表怀疑。
我推翻了他的设计,将我用于制作面包板的布局给他,坚持让他按这个来布局;显然,一开始我就应该这样做。
最近,一位烦恼的同事谈起了他的类似遭遇,这让我想起这件事。有一天这种事情也可能发生在你身上,不要气馁,只要坚定信心,你就能处理好。
(原文刊登于ASPENCORE旗下EDN英文网站,参考链接:Circuit board layout drama: swept frequency VCO。)
本文为《电子技术设计》2019年7月刊杂志文章。