广告

不改平面不加层,微调走线抬电平

2023-02-03 高速先生 阅读:
经验丰富的攻城狮都知道,在单板设计后期改动电源通道耗时费力,因此根据压降和通流要求提前规划电源就显得格外重要。
设计组有个小伙子叫小博,入职刚满一年,今天收到了公司发来的暖心邮件。

他却高兴不起来,因为昨晚收到了一封电源仿真结果的邮件:自己独立接手的第一个设计任务,到了投板的节骨眼,直流压降有问题。v7Pednc

正可谓:v7Pednc

曾因压降夜难寐,犹为阻抗困愁城。v7Pednc

世间无限丹青手,一片忧心画不成。v7Pednc

小博一夜难眠,一大早就来求助高速先生。v7Pednc

看着小博急切又期待的眼神,高速先生认真查了下板,最后给出的建议是,问题不大,不改平面不加层,动动走线就能行。小博半信半疑……v7Pednc

电源的直流压降,作为衡量电源性能的一个重要指标,用电芯片端的要求通常会以电压百分比的方式给出,例如下表的DDR5的VDD,直流压降要求为-3%~+6%v7Pednc

不过,越来越多的芯片手册直接对电源路径的直流电阻提出要求,以DCR(Direct Current Resistance)阻值的形式给出。v7Pednc

再来看看小博遇到的这个电源,电源电压0.85V,用电芯片端的压降要求:-1%~-+1%。v7Pednc

原设计文件的仿真结果如下:VRM输出916mV,到达用电芯片的电压为833mV,不满足压降要求。v7Pednc

此时,电源DCR为2.66mΩ。v7Pednc

按照高速先生的建议,微调走线后,用电芯片的电压增加至846mV。v7Pednc

结果竟然达标了!小博惊掉了下巴,这……v7Pednc

电源DCR却保持不变,仍然是2.66mΩv7Pednc

修改前后的电源通道完全没有变化,电源DCR均为2.66mΩ,可是用电芯片端的电压怎么就神奇的抬起来了呢?玄机就在电源输出的变化。v7Pednc

修改前,VRM输出916 mV。v7Pednc

修改后,VRM输出增加至929mV。v7Pednc

VRM输出电平抬高,电源路径压降不变,用电芯片端的电压可不就水涨船高嘛。v7Pednc

有经验的Layout攻城狮应该已经猜到了小博的问题出在哪了。v7Pednc

没错,由于经验不足,小博原设计的电压反馈点设置在了近端,太靠近VRM。v7Pednc

为了抬高VRM的输出电平,高速先生建议将反馈点调整至远端,修改后的版本如下,靠近了用电芯片:v7Pednc

仅通过调整VRM的电压反馈走线,不涉及电源平面和层叠的修改,就能让用电芯片的电压满足要求,简直是懒人福音,不过,前提是VRM有电压反馈的功能,而且,电压输出调整幅度也有一定的范围,不能任性。v7Pednc

与电压百分比的方式相比,有些芯片手册对电源DCR提出要求也有它的道理,它可以更加直接的反映电源通道本身的参数。作为电源通道的重要组成部分,电源平面可以视为方块电阻,而方块电阻的阻值与面积和厚度有关,因此,DCR的大小也与铜皮的有效面积和厚度有关系。v7Pednc

这里可以再做个仿真对比,说明DCR的变化对电源的影响。还是使用上面的仿真文件,为了简化问题,删除了电压反馈线,VRM输出电压将保持为0.85V,对比不同铜厚带来的变化。按照当前的电源平面和层叠设置,直流压降仿真结果如下:v7Pednc

因为通道没有变化,电源路径直流压降仍然是83mV,电源DCR也保持不变,2.66mΩ。v7Pednc

我们把电源平面的铜厚由1oz增加到2oz,其它不变,再来看看仿真结果:v7Pednc

由于电源平面的铜厚增加,电源DCR由2.66mΩ减小到2.48mΩ,直流压降也从83mV降低至76mV。由此可见,电源通道本身的优化确实可以减小DCR,进而改善压降。v7Pednc

经验丰富的攻城狮都知道,在单板设计后期改动电源通道耗时费力,因此根据压降和通流要求提前规划电源就显得格外重要。当然了,走弯路也是学习的一种方式,虽然效率不是最高的,但是,一定是记忆最深刻的,小博应该深有感触。v7Pednc

责编:Ricardo
文章来源及版权属于高速先生,EDN电子技术设计仅作转载分享,对文中陈述、观点判断保持中立,不对所包含内容的准确性、可靠性或完整性提供任何明示或暗示的保证。如有疑问,请联系Demi.xia@aspencore.com
高速先生
浅显易懂的高速电路设计掌上图书馆。
  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
广告
广告
热门推荐
广告
广告
EE直播间
在线研讨会
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了